Chevron Left
VLSI CAD Part II: Layout(으)로 돌아가기

일리노이대학교 어버너-섐페인캠퍼스의 VLSI CAD Part II: Layout 학습자 리뷰 및 피드백

4.8
별점
262개의 평가

강좌 소개

You should complete the VLSI CAD Part I: Logic course before beginning this course. A modern VLSI chip is a remarkably complex beast: billions of transistors, millions of logic gates deployed for computation and control, big blocks of memory, embedded blocks of pre-designed functions designed by third parties (called “intellectual property” or IP blocks). How do people manage to design these complicated chips? Answer: a sequence of computer aided design (CAD) tools takes an abstract description of the chip, and refines it step-wise to a final design. This class focuses on the major design tools used in the creation of an Application Specific Integrated Circuit (ASIC) or System on Chip (SoC) design. Our focus in this part of the course is on the key logical and geometric representations that make it possible to map from logic to layout, and in particular, to place, route, and evaluate the timing of large logic networks. Our goal is for students to understand how the tools themselves work, at the level of their fundamental algorithms and data structures. Topics covered will include: technology mapping, timing analysis, and ASIC placement and routing. Recommended Background: Programming experience (C, C++, Java, Python, etc.) and basic knowledge of data structures and algorithms (especially recursive algorithms). An understanding of basic digital design: Boolean algebra, Kmaps, gates and flip flops, finite state machine design. Linear algebra and calculus at the level of a junior or senior in engineering. Elementary knowledge of RC linear circuits (at the level of an introductory physics class)....

최상위 리뷰

NS

2020년 6월 15일

This course is good for anyone who wants himself in the EDA industry. The teacher is very passionate and engaging, the content is thorough and well prepared.

MM

2020년 5월 13일

It was a great course, I learned a lot of new things from it. And the presentation and explanation of concepts by Prof. Rob A. Rutenbar were amazing!!!

필터링 기준:

VLSI CAD Part II: Layout의 49개 리뷰 중 1~25

교육 기관: Divyang T

2019년 7월 7일

교육 기관: Mohammad H

2018년 9월 1일

교육 기관: Venkata K M

2020년 8월 13일

교육 기관: shant C

2020년 5월 27일

교육 기관: Robin M

2018년 12월 29일

교육 기관: Mahesh J

2021년 1월 1일

교육 기관: Gaurav K

2021년 5월 2일

교육 기관: Shanvi K

2021년 7월 14일

교육 기관: Naman S

2020년 6월 16일

교육 기관: Mythili M

2020년 5월 14일

교육 기관: Gourav S

2020년 4월 24일

교육 기관: Chang-Hun K

2021년 3월 18일

교육 기관: Azwad T

2020년 6월 14일

교육 기관: Vincent T R

2020년 5월 30일

교육 기관: kanishk j

2019년 7월 30일

교육 기관: Sujoy M

2020년 6월 19일

교육 기관: Gopu v

2022년 8월 21일

교육 기관: SANATH K T

2020년 6월 22일

교육 기관: Devansh S

2019년 9월 23일

교육 기관: Akash L

2018년 10월 21일

교육 기관: Md. F K

2019년 8월 3일

교육 기관: Yash R

2020년 6월 27일

교육 기관: Shaanvi M

2019년 3월 11일

교육 기관: Ramakrishna

2020년 10월 15일

교육 기관: Hemanth .

2020년 7월 25일